74hc573中文资料,74hc173中文资料

http://www.itjxue.com  2023-01-13 13:03  来源:未知  点击次数: 

问一个关于74HC573的问题

你是想两个器件共用一个并行总线,我估计两个器件自己都有锁存,所以液晶和时钟芯片每个都应该有一个使能端,有一个脉冲输入端,脉冲输入一般标识为CLK,你只需要把数据线并到一起,控制线按需要接,液晶的使能端和时钟芯片的使能端各接一个单片机脚控制,要操作哪个把哪个使能就可以了。如果想省单片机引脚,两个使能端可以用一个脚控制,如果使能电平一样的话,在其中一个器件的使能端上加个非门。

在你的另一个问题回答过了,最好说下你要用的液晶和时钟芯片型号,能给你更详细的方法。

是不是液晶用1602,时钟芯片用DS12887?

求助sn74hc573的中文资料!!

74HC573八进制 3 态非反转透明锁存器

74HC573高性能硅门CMOS器件

SL74HC573 跟LS/AL573的管脚一样的器件。

SL74HC573跟LS/AL573的管脚一样。器件的输入是和标准CMOS输出兼容的,加上拉电阻他们能和LS/ALSTTL输出兼容。

锁存器

输入是和标准 CMOS 输出兼容的;加上拉电阻,他们能和 LS/ALSTTL 输出兼容。

当锁存使能端LE为高时,这些器件的锁存对于数据是透明的(也就是说输出同步)。当锁存使能变低时,符合建立时间和保持时间的数据会被锁存。

×\u36755X出能直接接到 CMOS,NMOS 和 TTL 接口上

×\u25805X作电压范围:2.0V~6.0V

×\u20302X输入电流:1.0uA

×CMOS 器件的高噪声抵抗特性

数据锁存

当输入的数据消失时,在芯片的输出端,数据仍然保持; 这个概念在并行数据扩展中经常使用到。

OE ̄

1

20

Vcc

1D—

2

19

—1Q

2D—

3

18

—2Q

3D—

4

17

—3Q

4D—

5

16

—4Q

5D—

6

15

—5Q

6D—

7

14

—6Q

7D—

8

13

—7Q

8D—

9

12

—8Q

GND

10

11

LE

OEˉ

LE

D

Q

L

H

H

H

L

H

L

L

L

L

X

Q0

H

X

X

Z

1脚三态允许控制端低电平有效

1D~8D为数据输入端

1Q~8Q为数据输出端

74HC573引脚图

LE为锁存控制端;OE为使能端。

74HC573的LE脚功能是什么?怎么用?

相当于一道门,只有当这道门打开了,锁存才工作,才把信号锁在芯片里。LE即Load Enable,即载入允许功能,高电平有效。当LE为1时,数据进入芯片内,到达输出端,当LE为0时,数据被锁存在芯片内,外部数据进不来,芯片数据出不去。单片机操作时注意时序问题,先LE置1,然后送数据,再然后马上把LE置0,数据才不会出错。大概就是这样子吧,希望能帮到你!!

74HC573C管脚定义

第2, 3, 4, 5, 6, 7, 8, 9 是引脚D0 到 D7 的数据输入引脚

第11脚 LE:latch_enable,数据锁存使能,latch是锁存的意思;

第1脚 OE :output_enable,输出使能;

第10脚 是 GND

第19, 18, 17, 16, 15, 14, 13, 12 脚是 Q0 到 Q7 输出引脚。

第20脚 VCC

这些资料都是在74HC573的datasheet(数据说明书)里能找到。应该学会看元件的datasheet。

5.1k可以做上拉电阻。如果要降低功耗可以用10k的。

74HC573是拥有八路输出的透明锁存器,输出为三态门,是一种高性能硅栅CMOS器件。

SL74HC573跟LS/AL573的管脚一样。器件的输入是和标准CMOS输出兼容的,加上拉电阻他们能和LS/ALSTTL输出兼容。

74HC573锁存器的作用?用简单易懂的话讲

锁存器是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。锁存,就是把信号暂存以维持某种电平状态。

锁存器的最主要作用是缓存,其次完成高速的控制其与慢速的外设的不同步问题,再其次是解决驱动的问题,最后是解决一个 I/O 口既能输出也能输入的问题.

74HC573锁存器如果是和单片机一起配合使用的话,作用是使锁存器的的I/O口为高电平,打开,改变输入端的电平,则相应的输出也改为相应的电平。使锁存器的I/O口为低电平,关闭,这时输出端的电平就不会再改变了,一直保持关闭前的电平状态。

扩展资料:

锁存器使用注意事项

单片机并不是一定要接锁存器,要看其地址线和数据线的安排,只有数据和地址线复用的情况下才会需要锁存器,其目的是防止在传数据时,地址线被数据所影响。 这是由单片机数据与地址总线复用造成的,接 RAM 时加锁存器是为了锁存地址信号。

如果单片机的总线接口只作一种用途,不需要接锁存器;如果单片机的总线接口要作两种用途,就要用两个锁存器。例如:一个口要控制两个?LED,对第一个 LED 送数据时,“打开”第一个锁存器而“锁住”第二个锁存器,使第二个 LED 上的数据不变。

对第二个 LED 送数据时,“打开”第二个锁存器而“锁住”第一个锁存器,使第一个 LED 上的数据不变。如果单片机的一个口要做三种用途,则可用三个锁存器,操作过程相似。

然而在实际应用中,并不这样做,只用一个锁存器就可以了,并用一根 I/O 口线作为对锁存器的控制之用(接 74373 的LE,而OE可恒接地)。所以,就这一种用法而言,可以把锁存器视为单片机的 I/O 口的扩展器。

参考资料:百度百科-74HC573

参考资料:百度百科-锁存器

74HC573 输出使能端 与 锁存使能端,是什么意思?作用是什么?

74HC573 概述

74HC573是一款高速CMOS器件,74HC573引脚兼容低功耗肖特基TTL(LSTTL)系列。

74HC573包含八路D 型透明锁存器,每个锁存器具有独立的D 型输入,以及适用于面向总线的应用的三态输出。所有锁存器共用一个锁存使能(LE)端和一个输出使能(OE)端。

当LE为高时,数据从Dn输入到锁存器,在此条件下,锁存器进入透明模式,也就是说,锁存器的输出状态将会随着对应的D输入每次的变化而改变。当LE为低时,锁存器将存储D输入上的信息一段就绪时间,直到LE的下降沿来临。

当OE为低时,8个锁存器的内容可被正常输出;当OE为高时,输出进入高阻态。OE端的操作不会影响锁存器的状态。

74HC573与以下型号逻辑功能相同:

74HC563,但输出为反相

74HC373,但引脚布局不同 74HC573d参数

74HC573 基本参数

电压 2.0~6.0V

驱动电流 +/-7.8 mA

传输延迟 14 ns@5V

74HC573 其他特性

逻辑电平 CMOS

功耗考量 低功耗或电池供电应用

74HC573 封装与引脚

SO20, SSOP20, DIP20, TSSOP20

74HC573D 特性

输入输出分布在芯片封装的两侧,为微处理器提供简便的接口 用于微控制器和微型计算机的输入输出口 三态正相输出,用于面向总线的应用

共用三态输出使能端

逻辑功能与74HC563、74HC373相同

遵循JEDEC标准no.7A

ESD保护

HBM EIA/JESD22-A114-C超过2000 V MM EIA/JESD22-A115-A超过200 V

温度范围

-40~+85 ℃

-40~+125 ℃

有pdf文件下载

(责任编辑:IT教学网)

更多

推荐Fireworks教程文章